您当前位置:高校自动化网 >> fpga >> 频道首页
  • DIY烧写工具
  •                                                                                                               前些日子,接到朋友的使用要求,特然冒出一个点子,倒不如自己做这个相关工具,然后凑些世博路费...
  • FPGA与CPLD的区别
  •                                                                                                        项目 FPGA CPLD 备注 结构工艺 多为LUT加寄存器结构,实现工艺多为SRAM,也包...
  • NIOS II学习五~~system timer
  •                                                                                                       很精确的定时   1S变化一次    #include "system.h"               ...
  • 简单实用的按键去抖Verilog实现
  •                                                                                                       和单片机用软件实现消抖是一样的原理,这里有一个采样时钟,对按键输入信号进行采样,用两个计数器对高低...
  • 高级篇第3章 LogicLock 设计方法
  •                                                                                                       LogicLock是Quartus II内嵌的高级工具之一,通过FPGA物理位置的区域性约束完成提高设计性能、继承以往...
  • 奇数分频——可综合
  •                                                                                                       module clk_odd_div(clk_in,rst_n,clk_out);parameter DIV_NUM = 3,CNT_BIT = 4; //可设置奇数分频数...
  • 连载NIOS那些事儿--IIC总线实验十
  •                                                                                                       声明:本文为原创作品,版权归本博文作者所有,如需转载,请注明出处   简介        这一节,我们来讲...
  • 连载NIOSII那些事儿--程序下载九
  •                                                                                                          声明:本文为原创作品,版权归本博文作者所有,如需转载,请注明出处       简介       这一节,我...
  • 数字钟
  •                                                                                                                           (635.68 K)        该附件被下载次数 1 基于ALTERA DE2 板子写的一个数字钟。 ...
  • FPGAEDA课程设计——交通灯附源代码
  •                                                                                                        v\:* {behavior:url(#default#VML);} o\:* {behavior:url(#default#VML);} w\:* {behavior:url...
  • ZRtech专题--如何减少NIOS程序代码量
  •                                                                                                             引言    用过NIOS的朋友都会体会到NIOS那笨拙的编译器编译出的代码有多么庞大。没有S...
  • FPGA到底能做什么
  •                                                                                                       FPGA到底能做什么          初学者爱问这个问题,我的新书中会告诉你:逻辑粘合是FPGA早期的任务,实时...
  • Verilog中阻塞与非阻塞式赋值解惑
  •                                                                                                       Verilog中阻塞与非阻塞式赋值是比较让初学者难以理解的两种赋值方式,今天我就来谈一谈它们之间的区别...
  • 24.5分频器
  •                                                                                                       前段时间帮同学做了一个24.5的分频器,效果不是很好。 设计思路有两种: 1。先用锁相环二倍频,再49分...
  • Nios II下载程序到串行配置芯片EPCS方法
  •                                                                                                       Nios II下的软件代码需要下载到非易失存储器中,以便于脱机使用。 EPCS串行配置芯片本质上也是个FLAS...
  • 利用JTAG配置EPCS芯片的方法
  •                                                                                                           可以不用AS接口,而用JTAG接口配置EPCS器件,具体操作步骤如下: 1.在QuartusII中打开工程,然后编译...
  • 连载NIOSII那些事儿--SPI实验 八
  •                                                                                                       声明:本文为原创作品,版权归本博文作者所有,如需转载,请注明出处 简介       这一节,我们来讲讲NIO...
  • quartus + modelsim 后仿傻瓜教程
  •                                                                                                                           (1161.11 K)        该附件被下载次数 24  用 quartus + modelsim 做后仿 录像...
  • FPGAFPGA推荐书籍
  •                                                                                                       [1] Michael D. Ciletti,Verilog HDL高级数字设计[M]北京:电子工业出版社,2005   [2] Peter J. Ash...
  • SOPC Builder下 如何自定义IP
  •                                                                                                       以PDIUSBD12为例,介绍如何自定义IP,使用的软件版本为Quartus II 9.0。 PDIUSBD12是USB从设备,8位并行...
  • FPGA实例建立带SDRAM的Nios II系统实验
  •                                                                                                       SOPC系列教程之三、建立带SDRAM的Nios II系统实验 :http://www.armsky.net/kaifaziliao/FPGA/2306352...
  • NIOSNios II 软件代码优化方法
  •                                                                                                       Altera公司的NiosII软核处理器具有完全可定制特性、高性能、较低的产品和实施成本、易用性、适应性以...
  • SOPCSOPC中常见文件简介system.h
  •                                                                                                        在Nios II IDE中经常会用到以下头文件:#include "system.h"#include "altera_avalon_pio_regs.h"#i...
  • VHDL学习日志八--实现简单URAT
  •                                                                                                                UART:Universal Asynchronous Receiver/Transmitter,通用异步接收/发送装置。笼统的说就是串...
  • 时钟3分频电路
  •                                                                                                       module clk_3_odd (clk,reset,clk_out); //占空比为50%  input clk, reset;   output clk_out;   reg...
  • 硬件开发的基本准则zz
  •                                                                                                       1 充分了解各方的设计需求,确定合适的解决方案 启动一个硬件开发项目,原始的推动力会来自于很多方面,...